

## Architettura degli Elaboratori Lez. 2 - Le istruzioni della CPU

Prof. Andrea Sterbini - sterbini@di.uniroma1.it



### Argomenti



#### Motivazioni

Nel resto del corso vedremo nel dettaglio la progettazione di una CPU MIPS, che:

- -Ha un set di istruzioni ristretto (RISC)
- -È volutamente semplice
- -È facile da velocizzare con la pipeline
- -È facile da parallelizzare
- -È un esempio eclatante di progettazione coordinata dell'hardware col software

Esempi di CPU con architettura RISC:

- -SPARC di Sun, MIPS in sistemi embedded
- -PowerPC nei Mac e server IBM
- -Cell delle Play Station Sony
- -ARM di quasi tutti i cellulari e tablet

#### Argomenti della lezione

- -Tipi di istruzioni
- -Modi di indirizzamento degli operandi
- -Confronto tra architettura CISC ed architettura RISC
- -L'architettura RISC 2000
- -Organizzazione della memoria
- -Formati delle istruzioni RISC
- -L'assemblatore
- -Esempio di programma

# Esempio IAS machine: C=A+BINITELMA SAPIENZA UNIVERSITÀ DI ROMA DIPARTIMENTO DI INFORMATICA LI SAPIENZA UNIVERSITÀ DI ROMA DIPARTIMENTO DI INFORMATICA



LD 101 AC <- Mem[101]





**Esecuzione delle istruzioni** 

**Fetch** della istruzione dalla

memoria

MAR <- PC

IR, IBR <- MBR <- Mem[MAR]</pre>

Decodifica della istruzione (da IR)

MAR <- IR.Address; CU <-

IR.Opcode

Sua **esecuzione** 

AC <- MBR <- Mem[101]

**Fetch** della istr. successiva (da IBR)

MAR <- IBR.Address ; CU <-

IBR.Op

sua **esecuzione** 

AC <- AC + MBR <- Mem[102]

**Aggiornamento** del PC

PC <- PC + 1

Fetch della istruzione successiva

MAR <- PC

IR, IBR <- MBR <- Mem[MAR]</pre>

**Decodifica** della istruzione (da IR)

MAR <- IR.Address; CU <

# Il set di istruzioni (cosa la CPU «sa fare»)



Come abbiamo visto nella IAS machine Le **fasi di esecuzione** di una istruzione sono:

- Fetch/caricamento della istruzione
   Dalla posizione indicata dal Program Counter
- Decodifica/riconoscimento della istruz.
   La Control Unit attiva le parti funzionali necessarie
- Load/caricamento di eventuali argomenti

A seconda dei modi di indirizzamento (vedi dopo)

- **Esecuzione** della istruzione In genere da parte dell'ALU
- **Store**/salvataggio del risultato

  In memoria o in un registro
- Aggiornamento del **Program Counter**(contemporaneamente ad altre fasi)

#### Tipologie di istruzioni:

- LOAD/STORE

Trasferiscono dati da/verso la memoria Es: LW, LH, LB, SW, SH, SB, LWC1, SWC1

- Logico/Aritmetiche
  - Svolgono i calcoli aritmetici e logici Es: ADD, SUB, MUL, DIV, SLL, SRL, SRA
- **Salti** condizionati e incondizionati

  Controllano il flusso logico di esecuzione

  Es: J(ump), JAL, BEQZ, BLT, BLE, ...
- Gestione delle **eccezioni/interrupt**Salvataggio dello stato e suo ripristino

  Es: ERET
- Istruzioni di **trasferimento dati**Non necessarie col memory-mapping

# Codifica delle istruzioni (come indicare «cosa fare»)



# La **codifica della istruzione** deve indicare:

- Quale operazione va svolta (Opcode)
   Se necessario quale sotto-operazione
- Quali **argomenti** sono necessari
- Dove mettere il **risultato**

**Modi di indirizzamento** (come codificare gli **argomenti** della istruzione):

- Implicito

Sorgente/destinazione fissa (p.es. l'AC della IAS) 0 accessi alla memoria

- Immediato

Valore costante codificato ne \_\_\_\_\_\_\_

Opco de stessa





- A Registro Indiretto



# Modi di indirizzamento complessima Sapienza

#### Con spiazzamento (offset)



-ind. relativo a registro base

Il registro è un indirizzo, l'offset una distanza

-indicizzazione di un vettore

Il registro contiene un offset, la parte immediata è l'indirizzo della struttura indicizzata (vettore)

- Altri modi di indirizzamento:
  - post indicizzato subito dopo il registro viene aggiornato
  - pre/post incrementato

il registro è incrementato subito prima/dopo

- Istruzioni condizionate (ARM)

La ALU produce dei condition code (alcuni bit)

Ogni istruzione può essere disattivata

#### Architetture CISC e RISC



# Architettura CISC (Complex Instruction Set Computer)

- Istruzioni di dimensione variabile

Per il fetch della successiva è **necessaria la decodifica** 

- Formato variabile

Decodifica complessa

- Operandi in memoria

Molti accessi alla memoria per istruzione

- Pochi registri interni

Maggior numero di accessi in memoria

- Modi di indirizzamento complessi

Maggior numero di accessi in memoria

Durata variabile della istruzione

Conflitti tra istruzioni più complicati

- Istruz. Complesse: pipeline più complicata

# Architettura RISC (Reduced Instruction Set Computer)

- Istruzioni di dimensione fissa

Fetch della successiva **senza decodifica della prec.** 

- Istruzioni di formato uniforme

Per semplificare la fase di decodifica

- Operazioni ALU solo tra registri

Senza accesso a memoria

- Molti registri interni

Per i risultati parziali senza accessi alla memoria

- Modi di indirizzamento semplici

Con spiazzamento, 1 solo accesso a memoria

Durata fissa della istruzione

Conflitti semplici

 Istruz. semplici => pipeline più veloce

Istruz. complesse => molte più istruz. semplici ... MA: girano più velocemente !!!!

#### L'architettura MIPS 2000



Word da 32 bit

Spazio di indirizzamento da 32 bit (4GByte)

indirizzamento con spiazzamento (che include anche gli ind. più semplici)

Interi in Complemento a 2 su 32 bit 32 registri di uso generale

#### 3 CPU

-CPU: ALU e programma

32 registri + Hi/Lo usati da mult e div

Ha accesso alla Memoria

-Coproc. 0: traps, eccezioni, Virtual Mem.

Cause, EPC, Status, BadVAddr

-Coproc. 1: per calcoli in virgola mobile

32 registri da 32 bit usabili come 16 da 64 bit

Ha accesso alla memoria

### i 32 Registri della CPU

**\$zero** la costante **zero** (immutabile)

\$at usato dalle pseudoistruzioni

\$v0,\$v1risultati delle



\$k0,\$k1kernel (interruzioni/eccezioni)

\$gp gl
Coproc. 0
EPC, Cause
BadVAddr, Status

| BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | BadVAddr, Status | B

\$ra return address

# Organizzazione della memoria Initelma Sapienza Sapienza Sapienza Sapienza Sapienza Sapienza Sapienza Università di Roma Dipartimento di Informatica



### Formato delle istruzioni MIPS





**R-type:** (tipo a Registro)

- SENZA accesso alla memoria
- Istruzioni Aritmetico/Logiche

Esempio: **add \$t0, \$t1, \$t2** 

sll \$t0, \$t1, 5

**I-type:** (tipo Immediato)

- Load/Store
- Salti condizionati (salto relativo al

Esempi: **lw \$t1, vettore(\$t0)** 

beq \$t0, \$t1, offset

\$t1

| Ор    | Rs  | Rt   | Rd   | Sham  | Fun   |
|-------|-----|------|------|-------|-------|
| 6 bit | 5bi | 5bit | 5bit | t     | С     |
|       | t   |      |      | 5 bit | 6 bit |

\$t0 <- \$t1 + \$t2

\$t0 <- \$t1 << 5

Op

| Op    | Rs  | Rd   | Immediate |
|-------|-----|------|-----------|
| 6 bit | 5bi | 5bit | 16 bit    |
| F     | t   |      |           |

\$t1 <- MEM[vettore + \$t0]

PC <- destinazione\*4

**J-type:** (tipo Jump)

Salti NON condizionati (salto assoluto)

Esempio: j destinazione

6 bit 26 bit

Address

10

## Formati del Coproc. 1



Anche le istruzioni per le operazioni in virgola mobile sono da 32 bit (fetch senza decode)

I formati più importanti sono:

**FR-type:** (tipo a Registro Float)

- SENZA accesso alla memoria
- Istruzioni della FPU

Esempio: **add.s \$f0, \$f1, \$f2** precisione)

> div.d \$f0, \$f2, \$f4 precisione)

**FI-type:** (tipo Immediato Float)

- Load/store
- Salti condizionati (salto relativo al PC)

Esempi: lwc1 \$f1, indirizzo bclf cc, offset

(F1) è falso

| Ор    |     |      | F2   | F3    | Fun   |
|-------|-----|------|------|-------|-------|
| 6 bit | t   | 5bit | 5bit | 5 bit | С     |
|       | 5bi |      |      |       | 6 bit |
|       | t   |      |      |       |       |

\$f0 < - \$f1 + \$f2 (in singola)

| Op<br>6 bit | Fm<br>t<br>5bi | F1<br>5bit | Immediate<br>16 bit |
|-------------|----------------|------------|---------------------|
|             | t              |            |                     |

$$C < PC + 4 + offset*4$$
 SF il hit  $cc$ 

\$f1 <- MEM[indirizzo]

## Esempio: max di 4 numeri



#### **Codice C**

Supponiamo che i valori siano in a,b,c,d

E che il risultato sarà in max

#### **Assembly MIPS**

Supponendo che i valori siano nei registri

\$a0, \$a1, \$a2, \$a3

E che il risultato vada nel registro \$v0

move \$v0, \$a0 \_\_\_ bge \$v0, \$a1, checkC move \$v0, \$a1

checkC:

bge \$v0, \$a2, checkD move \$v0, \$a2

checkD:

bge \$v0, \$a3, fine < move \$v0, \$a3

fine:

## **Assembly MIPS**



**Direttive** principali per l'assemblatore

.data definizione dei dati statici

.text definizione del programma

.asciiz stringa terminata da zero

.byte sequenza di byte

.double sequenza di double

**.float** sequenza di float

.half sequenza di half words

**.word** sequenza di words

Codici mnemonici delle **istruzioni** add, sub, div, beq ...

Codifica mnemonica dei **registri** \$a0, \$sp, \$ra ... \$f0, \$f31

**Etichette** (per calcolare gli indirizzi relativi)

nome:

L'assemblatore converte

-dal testo del programma in assembly

-al programma in codice macchina

-Dalle etichette calcola gli indirizzi

Dei salti relativi

Delle strutture dati in memoria (offset)

Dei salti assoluti

NOTA: le strutture di controllo del flusso del programma vanno realizzate «a mano» usando i salti condizionati e le etichette

### Esempio completo



#### Problema:

trovare il massimo di 4 valori che si trovano **in memoria** e memorizzare il risultato

.globl main .data

**A:** .word 42

**B:** .word 800

**C:** .word 90

**D:** .word -56

**Risultato:** .word 0

.text

**main:** lw \$a0, A # carico A

Iw \$a1, B # carico B

Iw \$a2, C # carico C

Iw \$a3, D # carico D

move \$v0, \$a0 # max=A

bge v0, a1, checkC # se max>=B

move \$v0, \$a1 # max=B

checkC: bge \$v0, \$a2, checkD # se max >=

C

move \$v0, \$a2 #max=C

checkD: bge \$v0, \$a3, fine # se max >=

move \$v0, \$a3 #max=D

fine: sw \$v0, Risultato # mem. il risult.

li \$v0, 10 # fine

syscall # del prog.